[:en]

Embedded systems architecture and electronic design automation

Embedded systems architecture research focuses on models and tools for multicore SoC design, including FPGA prototyping and testing, optimization and testing of memory hierarchies in embedded systems, on-chip buses and point-to-pont NoCs with monitoring services, and application-specific SoCs, e.g. ASIPs, hardware accelerators.
In addition, electronic design automation activities focus on RTL and system-level (SystemC-based) design methodologies, models and tools for system-on-chip and network-on-chip design. These tools support many innovative ideas, such as power-awareness, reliability, discrete-event co-simulation, instrumentation and advanced monitoring.

Extensive prior expertise has been obtained through in-depth involvement in numerous Greek government research programmes (GSRT, Ministry of Education), European R&D projects (Esprit, TEN Telecom, Eurescom, Medea+, IST, Artemis, ENIAC) and cutting-edge industrial technological development projects with international industry, such as STMicroelectronics, Thales and ESA, strong partnership with prestigious Universities and prominent Greek and international industry for expanding knowledge and pursuing applied technological innovations leading to contribution to standardization activities (e.g. HLM, SystemC) and real commercial products (e.g. Synopsys Cocentric Studio and Spidergon STNoC), and active involvement in open source software (http://occn.sourceforge.net). More than 250 organizations worldwide, including prestigious schools, research institutions and semiconductor, electronics and EDA industry, have already used the heavily cited on-chip communication network (OCCN) software library and design methodology.

For more information please contact mdgramma@cs.teicrete.gr or kornaros@cs.teicrete.gr

[:el]

Ενσωματωμένα Συστήματα και Αυτοματοποίηση της Σχεδίασης Ηλεκτρονικών Κυκλωμάτων

Η έρευνα εντός του Εργαστηρίου AISE στις αρχιτεκτονικές ενσωματωμένων συστημάτων επικεντρώνεται στην ανάπτυξη μοντέλων κι εργαλείων για:

  • Σχεδίαση πολυπύρηνων SoC (System on Chip), συμπεριλαμβανομένης της κατασκευής FPGA προτύπων και της τέλεσης δοκιμών ελέγχου
  • Βελτιστοποίηση κι έλεγχο των ιεραρχιών μνήμης που χρησιμοποιούνται στα ενσωματωμένα συστήματα
  • Κατασκευή διαύλων (buses) και δικτύων διασύνδεσης (NoC) πάνω σε chip με ταυτόχρονες υπηρεσίες εποπτείας τους (monitoring)
  • Σχεδιασμό SoC εστιασμένων σε εφαρμογές, όπως ASIPs κι επιταχυντές υλικού.

Επιπροσθέτως, οι ερευνητικές δραστηριότητες στο πεδίο αυτοματοποίησης της σχεδίασης ηλεκτρονικών κυκλωμάτων εστιάζουν στις μεθοδολογίες σχεδίασης RTL κι επιπέδου συστήματος (με χρήση της γλώσσας SystemC), καθώς και σε μοντέλα κι εργαλεία για τη σχεδίαση συστημάτων (SoC) και δικτύων (NoC) πάνω σε chip. Αυτά τα εργαλεία υποστηρίζουν πολλές καινοτόμες ιδέες, όπως η βελτιστοποίηση της κατανάλωσης ισχύος, η αξιοπιστία, η παράλληλη προσομοίωση διακριτών συμβάντων, η προηγμένη εποπτεία και διαχείριση. Η εμπειρία στα πεδία αυτά έχει αποκτηθεί με:

  • Συμμετοχή σε πολυάριθμα Εθνικά ερευνητικά προγράμματα (ΓΓΕΤ, Υπουργείο Παιδείας), Ευρωπαϊκά προγράμματα Έρευνας κι Ανάπτυξης (Esprit, TEN Telecom, Eurescom, Medea+, IST, Artemis, ENIAC), καθώς και βιομηχανικά προγράμματα ανάπτυξης τεχνολογιών αιχμής με την υποστήριξη και χρηματοδότηση αναγνωρισμένων διεθνών βιομηχανιών του χώρου, όπως οι STMicroelectronics, Thales και ESA,
  • Συνεργασίες με διαπρεπή Πανεπιστήμια και εξέχουσες εθνικές και διεθνείς εταιρείες με σκοπό, αφενός τη διάχυση της γνώσης, και αφετέρου τις εφαρμοσμένες τεχνολογικές καινοτομίες που συνεισφέρουν στις δραστηριότητες προτυποποίησης (π.χ.SystemC) και μπορούν να οδηγήσουν στη διάθεση εμπορικών προϊόντων (π.χ. Synopsys Cocentric Studio και Spidergon STNoC), καί
  • Συμμετοχή στην ανάπτυξη λογισμικού ανοικτού κώδικα (http://occn.sourceforge.net). Περισσότεροι από 250 οργανισμοί παγκοσμίως, μεταξύ των οποίων συγκαταλέγονται διαπρεπείς σχολές, ερευνητικά ινστιτούτα, κι εταιρείες του χώρου των ημιαγωγών και των ηλεκτρονικών, χρησιμοποιούν ήδη τη διεθνώς αναγνωρισμένη βιβλιοθήκη λογισμικού και μεθοδολογία σχεδίασης OCCN για την ανάπτυξη δικτύων σε chip.

Στην κατηγορία Προγράμματα μπορείτε να δείτε όλα τα ευρωπαϊκά προγράμματα στα οποία συμμετέχουμε.

Για περισσότερες πληροφορίες μπορείτε να επικοινωνείτε με τον κ. Κορνάρο Γεώργιο ή με τον κ. Γραμματικάκη Μίλτο.

Παράλληλα και Κατανεμημένα Συστήματα

Η δραστηριοποίηση του Εργαστηρίου AISE σε αυτόν τον τομέα, περιλαμβάνει την ανάπτυξη διαδραστικών εργαλείων και βιβλιοθηκών λογισμικού για την παροχή ενοποιημένων υπηρεσιών σχετικών με την ανάπτυξη συστημάτων κι εφαρμογών, την εποπτεία (monitoring) και τη διαχείριση, το δικτυακό προγραμματισμό (IPC και TCP/IP), την προσομοίωση, την οπτική παρακολούθηση λειτουργιών και τη συντήρηση. Μας ενδιαφέρουν, επίσης, τα προηγμένα περιβάλλοντα λογισμικού που μπορούν να υποστηρίξουν κατανεμημένα παιχνίδια για Η/Υ, συμπεριλαμβανομένων των μηχανών παράλληλης προσομοίωσης. Τα μέλη του εργαστηρίου έχουν σημαντική εξειδίκευση στο αντικείμενο από προηγούμενη συμμετοχή τους, με μεγάλες εταιρίες Τηλεπικοινωνιών και Πληροφορικής, σε Ευρωπαϊκά προγράμματα (Eurescom και ESPRIT) σχετικά με αρχιτεκτονικές παράλληλων και κατανεμημένων συστημάτων, διαχείριση πόρων και προγραμματισμό συστημάτων συμπεριλαμβανομένης της μετάδοσης μηνυμάτων, κατανεμημένη διαμοιραζόμενη μνήμη, μοντέλα οργάνωσης και συνεκτικότητας (consistency) γρήγορης μνήμης (cache) και δεδομένων, αλγόριθμους επικοινωνίας και συγχρονισμού και εξισορρόπηση (balancing) δικτυακού φόρτου.

Για περισσότερες πληροφορίες μπορείτε να επικοινωνείτε με τον κ. Γραμματικάκη Μίλτο

[:]